手机知网 App
24小时专家级知识服务
打 开
无线电电子学
基于深空通信的级联码译码器实现
利用现场可编程门阵列(FPGA,Field Programmable Gate Array)实现了一种基于深空通信的级联码结构。该级联码包括内码和外码,内码是基于全并行的软判决Viterbi译码器结构,用来纠正随机错误,结合帧同步技术完成解交织,然后进行外码里德-所罗门码(RS codes,Reed-solomon codes)译码,纠正突发错误,实现级联码译码。通过实际硬件测试,在满足系统误码率要求的前提下,使用该级联码译码器能够降低发射功率或减少天线尺寸,对降低系统成本及提高系统性能具有非常重要的作用。
领 域:
格 式:
PDF原版;EPUB自适应版(需下载客户端)
1 60
手机阅读本文
下载APP 手机查看本文
通信技术
2011年11期

搜 索