手机知网 App
24小时专家级知识服务
打 开
无线电电子学
一种低掉电率的采样保持电路
设计了一种低掉电率、低功耗的采样保持电路。在电路保持阶段,将采样开关偏置在深积累区以减小亚阈值区电流,此时仍有源漏耦合电流,在采样开关源漏间加入高增益运算放大器,利用放大器的失调电压进行源漏耦合漏电补偿。考虑到失调电压的随机性,在采样开关源漏间并联一个体端偏置在高压的PMOS管以减小泄漏电流。此外,对栅压自举开关进行了改进,对于不同的输入信号,利用运算放大器和逻辑控制单元,得到恒定的导通电阻。采用Cadence Spectre软件的蒙特卡洛模型分别仿真了采样电路在-20,25和125℃下的掉电率,后仿真结果表明,室温下,在输入为0~2 V、采用±5 V电源供电时,采样保持电路掉电率为0.67 mV/s,捕获时间为3μs,采样开关导通电阻为1.5~2.5 kΩ,芯片面积为195μm×154μm,整体功耗为1.106 mW。
0 132
手机阅读本文
下载APP 手机查看本文
半导体技术
2020年03期

搜 索